|
課程已額滿,開放後補中~
[自備NB]
|
|
《美商摩根大通人才培訓計畫》類比積體電路設計工程師養成班 |
|
106/9/2~12/10;9:00~17:00,共150小時 [9/30,10/7,10/8停課] (詳細上課時間請看課程大綱) |
|
06S015 |
|
150小時 |
|
美商摩根大通集團 |
|
財團法人自強工業科學基金會 |
|
自強基金會台北分部(台北市博愛路80號3樓) |
|
總費用48,000元,美商摩根大通集團補助28,800元(60%) 學員只需自付19,200元 |
|
02-23113316分機2287 林小姐 hclin@tcfst.org.tw |
|
建議理工背景學員上課
報名學員請務必珍惜補助資源,若沒有意願想上,請不要亂報名,佔名額
|
|
單元一、類比積體電路基礎課程(含實習)[自備NB] 50小時
單元二、類比積體電路前瞻課程(含實習) [自備NB] 50小時
單元三、佈局設計課程(因有License,故此階段使用本會電腦) 50小時 |
|
|
|
★請務必完整看完,無法配合者請拜託不要報名★ |
本課程經美商摩根大通集團補助,上課學員皆需依基金會規定提供並填寫相關資料 |
★文件提供不齊者基金會無法受理您的報名★ |
目前是『在職身份者』,請傳真『在職證明』至本會(02-23113317),並來電告知(02-23113316)。 (傳真上面請標名報名06S015 課程) |
目前是『待業身者』,您在培訓過程中或後找到工作,請務必填寫『就業切結』,以申請補助款。回傳給我們(02-23113317)
切結書下載 |
出席時數需達報名課程時數7成以上、作業或考試其評量成績需及格(70分),方可適用美商摩根大通集團補助;若未符合規定,則需補繳美商摩根大通集團補助費用28800元(60%)。(學員請看清濋不要事後再來吵!) |
報名學員請務必珍惜補助資源,若沒有意願想上,請不要亂報名,佔名額。簽到、簽退必須本人親簽,不得代簽名。 |
若您要詢問課程相關問題,請本人詢問,不要由家人/朋友代為詢問課程 |
上課不得錄音錄影,本會上課提供紙本講義,不提供電子檔。 |
若遇不可預測之突發因素,基金會保有相關課程調整、取消、教室及講師之變動權 |
|
課程涵蓋「類比積體電路基礎課程」、「類比積體電路前瞻課程」、「佈局實作課程」理論結合模擬實作,完整規劃,含實作。 |
|
|
李順裕老師 ★【榮獲本會績優講師】上過學員一致好評熱推的講師! |
經歷: |
國立中正大學電機系教授 |
曾任: |
南台科技大學 積體電路設計中心主任、工業技術研究院 電腦與通訊研究所工程師、華邦電子 消費性產品開發部工程師、羅技電子 製造工程部工程師、美台電訊 製造工程部工程師 |
重要經歷: |
南台科技大學積體電路設計中心主任、教育部異質整合聯盟召集人、國科會互動式智慧型 健康照護與晶片系統-總計畫主持人、經濟部技術處「小型企業創新研發計畫」主審委員 |
專長: |
類比積體電路、混合訊號積體電路、射頻通訊積體電路、健康照護 訊號處理器與基頻處理器、 生醫植入式微晶片系統、微機電檢測積體電路 |
|
單元一:類比積體電路基礎課程(含實習)[自備NB] |
9/2(六)、9/3(日)、9/9(六)、9/10(日)、9/16(六)、9/17(日)、9/23(六),9:00~17:00,共50小時(最後一次到18:00) |
1. Basic MOS Device Physics |
7. Advance Current Mirror |
2. Single-Stage Amplifier |
8. Stability and Frequency Compensation |
3. Current Mirrors and Frequency Response |
9. Feedback and Two-Stage OPAMP Design Example |
4. Ideal OPAMP and Finite Gain and Bandwidth Effects |
10. OPAMP Design Example |
5. Basic OPAMP Architecture |
★測驗 |
6. Fully differential OPAMP |
|
|
單元二、類比積體電路前瞻課程(含實習) [自備NB] |
9/24(日)、10/1(日)、10/14(六)、10/15(日)、10/21 (六)、10/22(日)、10/28(六),9:00~17:00,共50小時(最後一次到18:00)[9/30,10/7,10/8停課] |
1. Switched-Capacitor Amplifier |
7. Design Examples: SAR ADC |
2. Switched-Capacitor Integrator |
8. Stability and Frequency Compensation |
3. Comparator |
9. Feedback and Two-Stage OPAMP Design Example |
4. Data Converters Fundamental |
10. OPAMP Design Example |
5. Nyquist Rate Digital-to-Analog (D/A) Converters |
★測驗 |
6. Nyquist Rate Analog-to-Digital (A/D) Converters (I): SAR ADC |
|
|
單元三、佈局實作課程[因有license,故此階段使用本會電腦] |
10/29(日)、11/5(日)、11/12(日)、11/19(日)、11/26(日)、12/3(日)、12/10(日),9:00~17:00,共50小時(最後一次到18:00) |
1. CMOS製程與佈局設計規則 |
6. Spice架構簡介 |
2. 佈局設計的基本概念 |
7. 佈局技巧 |
3. design rule基本架構介紹 |
8. OPAMP_L3實作 |
4. technology file & Laker L3介紹 |
★測驗 |
5. CALIBRE DRC/LVS |
|
|
|
|
|
|