Joseph 老師
現任: PnR技術顧問(台灣、香港兩地)
個人經驗及專長:
1.APR實體設計
2.設計流程整合
3.單晶片設計合成

講師經歷:

本課程授課講師─Joseph老師,具PnR設計經驗已逾15年,期間經手Tape out的專案不計其數,從單純的MCU、高速PC周邊應用晶片到整合性SOC晶片等,內容包含廣為業界熟知的Cost Sensitive、High Speed、Million Gates等晶片,皆有相當深入精闢的研究與實務經驗。Joseph老師,熟知整個晶片佈局產業的需求,對於PnR工程師所需具備的專業知識,更有著清晰的學習藍圖;並憑藉其對於晶片設計公司及未來產業發展趨勢的深入了解,可協助欲踏入PnR領域的學員,學習所需的專業技術及未來職涯發展諮詢。

 

Alen老師
個人經驗及專長:
1. 類比IC設計
2. 靜電放電設計
3. IC規劃、測試、失效分析


講師經歷:

從事IC設計已逾20餘年,現職研發主管,專長在類比IC設計,涵蓋多媒體、高速傳輸、電源管理、感測電路…等應用範圍。此外還兼顧從開發前的製程評估、全晶片架構規劃、類比數位整合,到量產測試、提升良率與可靠度,及量產後的失效分析改善。Alen老師獲得的台灣、美國、中國專利有70餘篇,涵蓋類比電路架構、電源管理、ESD設計、封裝測試。


Layout最重要的工作,就是與Designer合作,將電路設計實現到實體布局,因此,Layout不能只是Layout,還要了解電路特性與應用,才能針對各種需求,兼顧工作效率、電路性能、可靠度與成本,畫出最適合的布局。Alen老師具備完整的domain know-how,可以幫助學員快速且精準地進入這個領域、提升能力。

 

Jossie 老師
現任 : 佈局資深技術工程師 (台灣、美國)
個人經驗及專長 :
1. 類比佈局實體設計
2. 佈局晶片流程整合
3. 各類包裝單晶片佈局設計合成


講師經歷:

類比佈局晶片設計經驗已逾25年,期間Tape Out的專案不計其數,類比佈局領域從單純的一套標準邏輯閘到match devices以及各式IP如MCU、PLL、BandGap、USB PHY、High Speed ADC & DAC等等,並對於高壓元件佈局設計、高低壓的混合晶片規劃(從110V~1.8V) 及各類包裝晶片佈局之整合,皆有完整和相當精闢的研究與實務經驗。並將自己本身所學融合快速記憶法,來協助其他領域欲跨足佈局專長的人加強記憶。講師自我本身也仍不停的在學習,並融會貫通提供專業技術讓想發展佈局領域的人能明白”佈局”這個技能和行業。

 

CK
現任:Nasdaq上市IC設計公司技術副理
個人經驗及專長:
1.類比及高速電路佈局
2.FinFET 製程
3.晶片整合


講師經歷:

具類比佈局經驗(Reverse、Standard cell、Mixed-mode、SERDES)已超過20年,從0.5um到16nm(FinFET)製程,橫跨各大晶圓廠均有豐富的佈局設計與晶片投片經驗。將自身豐富的閱歷與學員分享;並以深入淺出的方式,帶領學員瞭解FinFET製程的差異與特色。培養學員未來求職時的競爭力。