簡榮貴小檔案
現任:簡氏國際設計有限公司 總經理
兼任 亞東技術學院 電子系 佈局講師
兼任 財團法人自強工業科學基金會 佈局講師
經歷太欣半導體股份有限公司 佈局工程師
個人最高學歷:中原大學電子系碩士 教育部講字第142503號
個人佈局經驗及專長:

-8/16 bite CPU, (S/D)RAM, ROM (coding), METAL GATE, Mixed Mode(since1996), Speech , Video , Audio

-DRACULA / Calibre command file 撰寫 & DEBUGGING

-120 projects with Fully layout, and 24 projects with APR

佈局工具:
佈局工具經驗:SYMBAD, PRINCESS, VIRTUOSO, LAKER, LEDIT, SCII, SOCencounter, ICC, Astro
驗證工具經驗:DRACULA, CALIBRE
IC Layout佈局工作經驗:

1991年7月累計迄今,超過25年經驗

教學經驗:

-台灣首位建立完整IC佈局設計實務培訓課程計畫,也是最資深的專業佈局人才培訓講師。以25年佈局經驗為基礎,親自製作465小時培訓課程中文化講義資料以及CHS 0.5um/0.25um/0.18um VIRTUAL DESIGN RULE。

-台灣IC佈局設計培訓學員人數最多就業率最高的講師(至2015/7/31止,超過1700位學員,非本科系佔70,超過1000位從事佈局設計工作)。

-受邀中原大學、高雄應用大學、南台科技大學等學校進行佈局演講。

-企業內部佈局專業設計訓練講師。

1998年至2005年6月,擔任青輔會職業訓練中心晶片設計班佈局訓練課程佈局講師。

2005年,擔任經濟部工業局晶片系統發展計畫——「94年度中原大學積體電路佈局設計人才培訓班」佈局設計講師。

2005年,接受經濟部工業局積體電路推動辦公室邀請到菲律賓展開為期13天的積體電路佈局設計人才培訓(第一階段)。

2005年起迄今,擔任自強基金會「IC佈局設計人才培訓」專任講師。

2010年,新增CHS 0.25um 2P4M 1.8V/2.5V/3.3V/5V/12V/40V CMOS HV MM virtual Design Rule高壓製程佈局作為專案晶片之製程技術。

2010年,建立專案晶片佈局設計計畫書制度(PROPOSAL),並且經過筆試和專案審查後,發放證書並且列印proposal一份證明其佈局工作能力。

2011年,亞東盃全國佈局設計競賽命題及評審委員

2011年起,工業局職訓局等培訓計畫佈局講師

2015年起,亞東技術學院佈局設計基礎課及進階課程講師(使用LAKER軟體及Virtuoso軟體教學)

2015年,台灣首位創建專業晶片佈局設計培訓講師團隊


論文發表:
  1. 簡榮貴、鍾文耀,2008,CMOS類比積體電路2NMX加權平均佈局設計及演算法,中原大學。
  2. 簡榮貴、鍾文耀,2012,CMOS元件庫設計最佳化方法於時序效應之研究:The Study of Timing Effects on CMOS Cell Library Design Optimization,中原大學。