自強課程

課程名稱
【19期APR實體設計工程師計畫】APR實體設計工程師培訓實戰班 熱烈招生中
★★★需自備電腦上課★★★

 課程代碼:
14S306
 上課時間:
2025/11/15-2026/6/13,每週六,09:00-17:00,24堂課,共164小時。(2026/1/3、2/7、2/14、2/21、2/28、4/4、5/2停課)  
 上課時數:
164 小時
 課程費用:
83500元 (符合超值優惠價格者需送出報名表後,系統發出報名成功回函確認金額。)
 超值優惠:
  • VIP企業會員價:VIP企業會員可享優惠價格 (按我)
  • 會員優惠價: 會員於開課前七天完成報名繳費者可享會員優惠價 75200 元
  • 早安鳥方案:會員於開課二週前(含)報名並完成繳費,可享超值優惠價 71000 元
  • 會員紅利折抵:本課程歡迎使用紅利折抵,最高可使用 4000 點
 課程特色:
【加乘一】:完整呈現APR Flow,高階專業技能APR(Automatic Placement & Routing)實 體設計為 IC設計後段(back-end)流程的重要階段,在晶片設計環節中佔有非常重要的地位,其不僅受製程技術的影響 甚深,其設計結果更直接影響IC的效能與成本。隨著晶片設計的複雜度提高及先進製程的演進,佈局自動化儼然 成為未來一個重要方向,各家大廠競相培養APR實體設計人才;從頭到尾的APR Flow實務經驗,更是廠商著重 焦點!
【加乘二】:業界師資陣容,掌握實務動向課程由具15年以上專業經驗講師授課,依業界需求完整 規劃一系列課程,更結合Synopsys原廠EDA工具課程,絕對是您挑戰百萬年薪的最佳管道!
【APR課程介紹】
 修課條件:
1.電機、電子、資工等理工科系碩士畢業(需學過VLSI)
2.具Physical Design、IC Layout、Front- End Digital Design、Analog integral circuit design工作經驗者尤佳
 課程大綱:
★PnR 先修課程(42小時)
1.1自動佈局設計概論
●晶片設計流程簡介
●Milkyway工具簡介
●IC Compiler (ICC) 圖形介面(GUI)使用
●Floorplan概念、圖形介面使用與控制變數簡介
●Placement概念、圖形介面使用與控制變數簡介
●Clock Tree Synthesis (CTS)時鐘樹合成與控制變數簡介
●Routing拉線與控制變數簡介
●Design for Manufacturability(DFM) 可製造性置入與控制變數簡介
●線路格式轉換簡介
●佈局編輯軟體使用簡介
●Calibre驗證工具簡介
●Design Rules Check(DRC) and Layout Versus Schematic(LVS)簡介
●Real Block Layout Versus Schematic(LVS)

★PnR 基礎課程(35小時)
2.1 靜態時序分析Static Timing Analysis(STA)
●Timing reports and constraint reports
●Perform Analysis, Create Reports
●Setup Design Environment
●Set OC, wire load, port load/drive/transition
●Clock period/waveform/uncertainty/latency
●Fundamental prime time usage

2.2Tool common language(TCL)
●Strings, Lists and Pattern Matching
●Control Flow, Math Functions and Procedures
●File IO and Tcl Arrays
●Collection and Attributes

★Synopsys PnR 工具課程(87小時)
3.1 IC Compiler (ICC)
●ICC_Floorplan
●ICC_Placement
●ICC_Clock Tree Synthesis
●ICC_Routing
●ICC_Design for Manufacturability
●ICC_RM script introduction
●1GHZ ARC CPU Real case study

3.2 IC CompilerII (ICCII)
●ICCII_Introduction
●ICCII_Objects
●ICCII_Floorplanning
●ICCII_Placement & Optimization
●ICCII_NDM_ Reference Libraries
●ICCII_Design_Setup
●ICCII_Timing_Setup
●ICCII_Running_CTS
●ICCII_SettingUp_CTS
●ICCII_Routing & Optimization
●ICCII_Signoff
●ICCII_RM script introduction
●Real case study

3.3成果發表會
 課程師資:
自強基金會專業講師具PnR設計經驗已逾16年,期間經手Tape out的專案不計其數,從單純的MCU、高速PC 周邊應用晶片到整合性SOC晶片等,內容包含廣為業界熟知的Cost Sensitive、High Speed、 Million Gates等晶片,皆有相當深入精闢的研究與實務經驗。
【APR師資介紹】
  主辦單位:
財團法人自強工業科學基金會
  注意事項
  • 清華大學學生優惠方案:清華大學學生可享課程最低優惠價─VIP企業會員優惠價,完成報名後須來電告知修改費用(使用本優惠價須於報名同時檢附在學中有效的清華大學學生證,且不得開立抬頭「國立清華大學」以外的三聯式公司發票)。


  • ☆課程費用:包含稅及講義。(不含餐)
    ☆本課程若使用VIP優惠者、早安鳥方案者,則不可再使用紅利點數折抵。
    ★結業證書領取標準:
    1.出席率達總課程時數80%以上
    2.考試成績需達合格

    電腦規格建議如下:(若規格低於以下,上課時電腦可能會跑不動或延遲嚴重!!)1.win10/11 64BIT含以上微軟作業係版本要為專業版 ,如果自身設備為家用版本 "建議自行升級" 到符合需求的作業系統。
    2.CPU 要在I5 6400以上或有AMD虛擬化功能的CPU,越新越好(核心要在實體4核以上左右),同時電腦要支援VM的虛擬化功能。(其中幾項有就可以 VT-x、 VT-D、Virtalize Intel VT-x/EPT or AMD-V/RVI。)
    備註:
    (1)、建議使用INTEL 相關CPU會比較好
    (2)、不管用哪個CPU都要知道如何自己開啟VM的相關BIOS 功能,相關功能可自行去網頁查找資料 (關鍵字 : vt-d vt-x 開啟 )
    3. 電腦的RAM 要32G以上最低16G ,算RAM空間時候要注意,在還沒使用系統任何功能的剩餘RAM容量最好超過8G (目前虛擬系統預設給8G 的RAM空間,虛擬系統開機會直接先佔用8G ,如果原本電腦RAM不夠的話可能WIN系統會當機)
    4.硬碟 要SSD硬碟 ,放置檔案磁碟區'剩餘空間要在500G以上左右。(這個是給解壓縮檔後檔案放的空間,虛擬模組壓縮檔案ZIP大概150G的容量,解壓縮後的檔案會是200G 的資料夾。)
    備註 :
    (1)、也可以壓縮檔案放外接硬碟,解壓縮後的檔案再放回電腦裡面,不建議解壓縮檔案放在外硬碟直接使用。
    5.檢查自己系統 先檢查自己 windows 系統的VBS功能 ,需要自行關先行關掉VBS不能啟動 (建議)


  • 若遇不可預測之突發因素,基金會保有相關課程調整、取消及講師之變動權。
  • 無紙化環境,輕鬆達到減碳救地球,即日起16小時以上課程結業證書或未達16小時課程上課證明皆以電子方式提供。
  • 使用VIP廠商優惠之學員,上課當日報到時須查核該公司識別證(相關證明資料)。
  • 會員紅利折抵限以原價或會員優惠價再折抵,其他方案不適用。
  • 課前請詳閱簡章之課程內容或利用課程諮詢電話。
  • 課程嚴禁旁聽,亦不可攜眷參與。
  • 優惠方案擇一使用。
  • 課程查詢或相關作業時程,請洽以下聯絡窗口。
    聯絡資訊