自強課程

課程名稱
Digital Integrated Circuits and Systems Design
熱烈招生中

課程代碼:
14S385
上課時間:
114/12/13 和 12/14,週六和週日,09:00~16:00,共2天12小時
上課時數:
12 小時
課程費用:
10000元
(符合超值優惠價格者需送出報名表後,系統發出報名成功回函確認金額。)
超值優惠:
- VIP企業會員價:VIP企業會員可享優惠價格 (按我)
- 會員優惠價: 會員於開課前七天完成報名繳費者可享會員優惠價 9600 元
- 早安鳥方案:會員於開課二週前(含)報名並完成繳費,可享超值優惠價 9000 元
- 會員紅利折抵:本課程歡迎使用紅利折抵,最高可使用 200 點
課程目標:
1.認識數位積體電路基本單元
2.熟悉數位組合邏輯電路、數位循序邏輯電路、數位運算邏輯電路
3.了解硬體描述語言
4.串接硬體描述語言程式與邏輯電路
5.建立數位系統設計概念
2.熟悉數位組合邏輯電路、數位循序邏輯電路、數位運算邏輯電路
3.了解硬體描述語言
4.串接硬體描述語言程式與邏輯電路
5.建立數位系統設計概念
課程特色:
本課程主要針對數位訊號處理積體電路進行介紹,課程內容包含數位基本積體電路,數位組合邏輯電路、數位循序邏輯電路、數位運算邏輯電路,以瞭解數位系統(通訊系統、數位訊號處理系統、微控制系統、人工智慧系統)之基本單元電路,接下來將介紹數位超大型積體電路設計所需之硬體描述語言(Verilog Codes),透過各種語法的介紹,了解如何透過語言描述串接數位基本單元電路,提供電路合成所需系統。最後介紹數位系統設計例子,透過數學與演算法可完成數位系統電路。
課程大綱:
1.數位組合邏輯電路:Digital combination logic
2.數位循序邏輯電路:Digital sequential logic
3.數位運算邏輯電路:Digital arithmetic logic
4.數位超大型積體電路設計(Digital VLSI Design using Verilog HDL)
5.數位系統設計例子(Design Examples of FIR Filter and FFT Processor)
2.數位循序邏輯電路:Digital sequential logic
3.數位運算邏輯電路:Digital arithmetic logic
4.數位超大型積體電路設計(Digital VLSI Design using Verilog HDL)
5.數位系統設計例子(Design Examples of FIR Filter and FFT Processor)
課程師資:
李順裕 特聘教授
學歷:國立成功大學 電機工程學系博士
專長:類比積體電路、混合訊號積體電路、射頻通訊積體電路、健康照護訊號
處理器與基頻處理器、生醫植入式微晶片系統、微機電檢測積體電路
現任:國立成功大學 電機工程學系 特聘教授
學歷:國立成功大學 電機工程學系博士
專長:類比積體電路、混合訊號積體電路、射頻通訊積體電路、健康照護訊號
處理器與基頻處理器、生醫植入式微晶片系統、微機電檢測積體電路
現任:國立成功大學 電機工程學系 特聘教授
主辦單位:
財團法人自強工業科學基金會
學員須知:
注意事項