自強課程

課程名稱
PLL與DLL原理、架構、設計與應用
上過學員力推課程及講師!把握進修機會!
相鎖迴路(Phase-Locked Loop)與延遲鎖定迴路(Delay-Locked Loop)身居類比/混合模式積體電路設計之第二大IP,凡是與本地震盪、時脈產生、資料傳輸...等通訊或消費電子IC都可看到他們的身影,如何選擇適合的鎖定迴路架構並做最適當的效能調校,一直是相關研發與應用從業人員的最大挑戰。
 課程代碼:
00S033
 上課時間:
100/3/24(四)、3/25(五),9:00~16:00,共12小時 
 上課時數:
12 小時
 課程費用:
5500元 (符合超值優惠價格者需送出報名表後,系統發出報名成功回函確認金額。)
 課程目標:
本課程由淺入深,先從鎖相迴路的基本元件與工作原理談起,接著闡述各種不同架構的優缺點與特性分析,讓學員快速掌握設計訣竅,而後論及鎖相迴路先天上的瑕疵與相關效能的影響,讓學員學會高效能鎖相迴路設計之各種重要技巧,最後論及實際設計時的必備知識與常見問題的解決方法,全部課程以定性之觀念闡述為主、定量之公式說明為輔,縮短學員進入鎖相迴路設計行列的學習時間。在延遲鎖定迴路上,由於架構較為簡單且多數元件與鎖相迴路相仿,故將重點擺在工作原理的闡述與兩種鎖定迴路的優缺點比較。課程最後列舉各種鎖定迴路的主流應用供學員參考,用以拓展學員的視野,為未來的挑戰與機會預做準備。
 修課條件:
大專以上理工科畢,具備電子電路基礎概念
 課程大綱:
1.PLL Introduction
2.Essential Components in PLL
--Phase Frequency Detector、Charge Pump、Loop Filter
--Voltage-Controlled Oscillator、Prescaler
3.PLL Analysis, from Type I to Type III
4.PLL Implementation and Simulation
5.DLL Introduction
6.DLL Analysis
7.Applications fro Locked Loops
--Time-to-Digital Converter、Digital-to-Time Converter
--Clock Deskew、Frequency Synthesizer、Serial Transceiver
 課程師資:
陳伯奇教授
現任:國立台灣科技大學電子系副教授
陳伯奇副教授的研究領域包括類比與混合訊號IC設計與佈局、驅動IC設計與專利鑑定等。他在台科大電子系帶領類比IC實驗室,主要研究方向包括高精度時間至數位轉換器、數位脈衝轉換器、ADC/DAC、脈衝寬度調變電路、On-Chip智慧型溫度感測器、週期校正電路等等。
  主辦單位:
財團法人自強工業科學基金會
  注意事項
  • 疫外轉彎充電轉型:響應政府紓困政策,觀光產業從業人員可享課程最低優惠價─VIP企業會員優惠價,完成報名後須來電告知修改費用(使用本優惠價須於報名同時檢附相關證明資料(名片/識別證/公司在職證明..等))。
  • 清華大學學生優惠方案:清華大學學生可享課程最低優惠價─VIP企業會員優惠價,完成報名後須來電告知修改費用(使用本優惠價須於報名同時檢附清華大學學生證)。
  • ★會員於3/17(含)前報名並繳費,即可享有會員優惠價5000。消費金額可累積紅利點數,活動詳情請參閱本會網站會員「會員紅利積點活動辦法」。 (請注意:要加入會員才有會員優惠價哦!若您第一次報名,請於自強網頁首頁先註冊成會員)

    ★選課前請詳閱簡章之課程內容或利用課程諮詢電話;上課前二日因故退訓,原訂課程之 1/10作為行政手續費用,該課程開課後恕不與退費或轉課。

    ★本課程學員最高可使用200點紅利點數

    • 若遇不可預測之突發因素,基金會保有相關課程調整、取消及講師之變動權。
    • 無紙化環境,輕鬆達到減碳救地球,即日起16小時以上課程結業證書改以電子方式提供。
    • 使用VIP廠商優惠之學員,上課當日報到時須查核該公司識別證(相關證明資料)。
    • 課前請詳閱簡章之課程內容或利用課程諮詢電話。
    • 課程嚴禁旁聽,亦不可攜眷參與。
    課程查詢或相關作業時程,請洽以下聯絡窗口。
    聯絡資訊