自強課程
課程名稱
【模組B】FPGA開發板應用(使用Altera晶片)與數位電路合成技巧演練
熱烈招生中
課程代碼:
02S051-2
上課時間:
10/16、10/23、10/30、11/6、11/13、11/20(三)18:50~21:50,共18hrs
上課時數:
18 小時
上課地點:
課程費用:
7400元
(符合超值優惠價格者需送出報名表後,系統發出報名成功回函確認金額。)
超值優惠:
- VIP企業會員價:VIP企業會員可享優惠價格 (按我)
- 會員優惠價: 會員於開課前七天完成報名繳費者可享會員優惠價 6600 元
- 會員紅利折抵:本課程歡迎使用紅利折抵,最高可使用 310 點
課程目標:
第一階段係結合Verilog與VHDL所撰寫完成的程式,實際進行 FPGA 實驗板的功能驗証工作,採用的是Altera公司所開發的FPGA晶片,預計使用的實驗板有三片,分別為Cyclone I、SPOC-Nios II、 DE2-multimedia等實驗板,並針對內設IP功能與進階功能進行深入探討與實例演練,讓學員瞭解開發板的應用技巧與實體電路的執行結果,厚植學員設計數位晶片設計與應用能力。第二階段則針對所開發出來的FPGA程式進行ASIC設計流程的解說與實機演練(工作站實作),提昇數位電路的設計與合成能力。
課程大綱:
1.Verilog硬體語言來演練三種設計技巧(Top-down、Bottom-up、One-
chip)。
2.結合Cyclone I實驗板驗證三種設計技巧的正確性。
3.以SPOC-Nios II實驗板來進行數位控制法則的實作演練
4.以SPOC-Nios II實驗板來進行IP功能與進階功能的實作演練
5.以DE2- multimedia實驗板來進行數位影像處理的實作演練
6.工作站實作:針對所開發出來的FPGA程式進行ASIC設計流程的解說與實機演練
chip)。
2.結合Cyclone I實驗板驗證三種設計技巧的正確性。
3.以SPOC-Nios II實驗板來進行數位控制法則的實作演練
4.以SPOC-Nios II實驗板來進行IP功能與進階功能的實作演練
5.以DE2- multimedia實驗板來進行數位影像處理的實作演練
6.工作站實作:針對所開發出來的FPGA程式進行ASIC設計流程的解說與實機演練
主辦單位:
財團法人自強工業科學基金會
相關課程:
學員須知:
注意事項