自強課程
課程名稱
【35期IC佈局工程師培訓計畫】IC Layout進階實務技術(平日台北班)
熱烈招生中
課程代碼:
02S385
上課時間:
2013/9/9-2013/11/1,每週一、三、五,09:00-17:30。(9/20、10/11停課)
上課時數:
165 小時
上課地點:
課程費用:
43500元
(符合超值優惠價格者需送出報名表後,系統發出報名成功回函確認金額。)
超值優惠:
- VIP企業會員價:VIP企業會員可享優惠價格 (按我)
- 會員優惠價: 會員於開課前七天完成報名繳費者可享會員優惠價 41800 元
- 會員紅利折抵:本課程歡迎使用紅利折抵,最高可使用 1500 點
課程目標:
將所有的佈局技巧應用和完整晶片佈局觀念和驗證除錯技巧,採用0.25um P2M4 高壓製程技術,藉由數位和類比佈局技巧的混合訊號晶片實作演練與各種隔離保護,藉由專案規劃來降低失敗率和時程管控,以加強訓練其抗壓性和責任制,降低風險管控,養成佈局工程師可以在限定的時間內,正確的進行各種專案佈局設計,並且做好各種電子防護措施。
課程特色:
☆於專業電腦教室上課,無須自備軟硬體。擁有價值數百萬專業工作站設備及EDA原版軟體工具,充分實作。課程架構採課程研討、實作演練等方式,培養學員對IC設計技術具有系列性、完整性的架構觀念與實務推動執行能力。
☆參加「基礎-進階- Command File」三階段的學員,拿到證書後將完成屬於自己的Proposal。
【IC佈局課程介紹】
☆參加「基礎-進階- Command File」三階段的學員,拿到證書後將完成屬於自己的Proposal。
【IC佈局課程介紹】
修課條件:
大專以上電子電機科系畢業或理工科系畢業具備電子學或VLSI基礎,希望接受專業佈局完整課程訓練者,均可報名本課程。
☆強烈建議先修課程: IC Layout基礎技術實作
☆強烈建議先修課程: IC Layout基礎技術實作
課程大綱:
1.LAKER ,VITUOSO LAYOUT EDIT佈局繪圖工具正確設定、操作介紹
2.CHS 0.25um 2P4M 1.8V/2.5V/3.3V/5V/12V/40V CMOS HV MM virtual Design Rule 說明,MIXED MODE (含IP) 晶片專案規劃---電源系統篇13.MIXED MODE (含IP) 晶片專案規劃---電源系統篇2
4.MIXED MODE (含IP) 晶片專案規劃---配置擺設篇
5.MIXED MODE (含IP) 晶片專案實作---繞線系統篇
6.MIXED MODE (含IP) 晶片專案實作---PROPOSAL製作與說明篇
7.CONNECTIVITY,DIODE,BJT VPNP, GUARDRING 佈局設計實作
8.各種高壓及低壓電阻器與寄生電阻之計算與佈局實作
9.各種高壓及低壓電阻器串並聯計算、應用與佈局實作與驗證除錯
10.各種電容器與寄生電容之計算與佈局實作
11.各種電容器串並聯計算、應用與佈局實作與驗證除錯
12.SHIELDING & COUPLING, MOSFET各種FULLY佈局與計算,高壓製程DMOS,FDMOS元件佈局實作與驗證
13.影響類比佈局設計之因素與CMOS類比積體電路2NMX加權平均佈局設計與演算法, CURRENT MIRROR電流鏡原理與佈局實作
14.BAND GAP原理、FLOORPLAN與佈局實作
15.DIFFERENTIAL PAIR 原理與佈局實作
16.差動放大器原理、FLOORPLAN與佈局實作
17.ESD 原理與佈局設計,PAD & ESD RULES, PAD STRUCTURE
18.INPUTPAD,OUTPUTPAD,ANALOGPAD
19.POWERPAD,SLOT ,COORNER, PADFEED
20.SEAL RING,SCRIB LINE, TOP CELL 驗證除錯技巧
21.LAYOUT REVIEW ,TAPE OUT OUTFORM ,RELEASE PROJECT
22.結業考試
2.CHS 0.25um 2P4M 1.8V/2.5V/3.3V/5V/12V/40V CMOS HV MM virtual Design Rule 說明,MIXED MODE (含IP) 晶片專案規劃---電源系統篇13.MIXED MODE (含IP) 晶片專案規劃---電源系統篇2
4.MIXED MODE (含IP) 晶片專案規劃---配置擺設篇
5.MIXED MODE (含IP) 晶片專案實作---繞線系統篇
6.MIXED MODE (含IP) 晶片專案實作---PROPOSAL製作與說明篇
7.CONNECTIVITY,DIODE,BJT VPNP, GUARDRING 佈局設計實作
8.各種高壓及低壓電阻器與寄生電阻之計算與佈局實作
9.各種高壓及低壓電阻器串並聯計算、應用與佈局實作與驗證除錯
10.各種電容器與寄生電容之計算與佈局實作
11.各種電容器串並聯計算、應用與佈局實作與驗證除錯
12.SHIELDING & COUPLING, MOSFET各種FULLY佈局與計算,高壓製程DMOS,FDMOS元件佈局實作與驗證
13.影響類比佈局設計之因素與CMOS類比積體電路2NMX加權平均佈局設計與演算法, CURRENT MIRROR電流鏡原理與佈局實作
14.BAND GAP原理、FLOORPLAN與佈局實作
15.DIFFERENTIAL PAIR 原理與佈局實作
16.差動放大器原理、FLOORPLAN與佈局實作
17.ESD 原理與佈局設計,PAD & ESD RULES, PAD STRUCTURE
18.INPUTPAD,OUTPUTPAD,ANALOGPAD
19.POWERPAD,SLOT ,COORNER, PADFEED
20.SEAL RING,SCRIB LINE, TOP CELL 驗證除錯技巧
21.LAYOUT REVIEW ,TAPE OUT OUTFORM ,RELEASE PROJECT
22.結業考試
課程師資:
自強基金會資深顧問 簡榮貴老師
☆IC Layout佈局工作經驗:
1991年7月起~迄今
☆台灣首位建立完整IC Layout佈局設計實務培訓課程計畫,也是最資深且學員滿意度最高的專業佈局人才培訓講師。
☆台灣佈局設計培訓學員人數最多的講師(至2011/6/1止,超過1300位學員,其中從事佈局工作者,非本科系佔60%。超過900位學員從事佈局設計工作)
☆IC Layout佈局工作經驗:
1991年7月起~迄今
☆台灣首位建立完整IC Layout佈局設計實務培訓課程計畫,也是最資深且學員滿意度最高的專業佈局人才培訓講師。
☆台灣佈局設計培訓學員人數最多的講師(至2011/6/1止,超過1300位學員,其中從事佈局工作者,非本科系佔60%。超過900位學員從事佈局設計工作)
主辦單位:
財團法人自強工業科學基金會
學員須知:
注意事項
☆使用VIP優惠者,恕不可再使用紅利點數折抵。
**本課程適用職訓局-青年就業讚 補助計畫,如您為18歲至29歲初次尋職或連續失業達半年以上之青年朋友,便有機會獲得補助,詳情請洽各區就業服務站。**