自強課程
課程名稱
【APR實戰先修班】自動佈局設計概論(台北班)
熱烈招生中
課程代碼:
04S050
上課時間:
5/8、5/15、5/16,09:00-17:00。(5/16上課地點:新竹清大研發大樓)
上課時數:
21 小時
上課地點:
課程費用:
10000元
(符合超值優惠價格者需送出報名表後,系統發出報名成功回函確認金額。)
超值優惠:
- VIP企業會員價:VIP企業會員可享優惠價格 (按我)
- 會員優惠價: 會員於開課前七天完成報名繳費者可享會員優惠價 9500 元
- 團報價方案:會員2人同行,可享同行價 9000 元(須於課前告知)
- 會員紅利折抵:本課程歡迎使用紅利折抵,最高可使用 500 點
課程目標:
APR(Automatic Placement & Routing)實體設計為IC設計後段(back-end)流程的重要階段,在晶片設計環節中佔有非常重要的地位,其不僅受製程技術的影響甚深,其設計結果更直接影響IC的效能與成本。隨著晶片設計的複雜度提高及先進製程的演進,佈局自動化儼然成為未來一個重要方向。透過課程協助學員進一步了解自動化實體晶片設計流程。
課程特色:
1. 培養學員整合APR領域所需了解相關觀念
2. 正確的軟體設定與使用
3. 順暢的設計與 製造所需觀念
4. 整合進入APR領域工作流程
5. 使用Synopsys ICC完成公司交付之區塊布局
2. 正確的軟體設定與使用
3. 順暢的設計與 製造所需觀念
4. 整合進入APR領域工作流程
5. 使用Synopsys ICC完成公司交付之區塊布局
修課條件:
☆大專相關電子科系畢
☆希望從事APR工作或想了解APR流程之人員
☆已經上過IC Layout進階實務技 術或從事相關行業之人員
☆希望從事APR工作或想了解APR流程之人員
☆已經上過IC Layout進階實務技 術或從事相關行業之人員
課程大綱:
1.Introduction
2.Block Floorplan
3.Block Placement
4.Block Clock Tree Synthesis
5.Block Routing
6.Design for Manufacturability
2.Block Floorplan
3.Block Placement
4.Block Clock Tree Synthesis
5.Block Routing
6.Design for Manufacturability
課程師資:
自強基金會專業講師
具PnR設計經驗已逾15年,期間經手Tape out的專案不計其數,從單純的MCU、高速PC周邊應用晶片到整合性SOC晶片等,內容包含廣為業界熟知的Cost Sensitive、High Speed、Million Gates等晶片,皆有相當深入精闢的研究與實務經驗。
具PnR設計經驗已逾15年,期間經手Tape out的專案不計其數,從單純的MCU、高速PC周邊應用晶片到整合性SOC晶片等,內容包含廣為業界熟知的Cost Sensitive、High Speed、Million Gates等晶片,皆有相當深入精闢的研究與實務經驗。
主辦單位:
財團法人自強工業科學基金會
合作單位:
台灣新思科技股份有限公司
學員須知:
注意事項