自強課程
課程名稱
矽光子積體光路標準設計與驗證流程(含軟體使用費)
熱烈招生中
(課程包含軟體授權及使用平台費)
課程代碼:
13S120
上課時間:
2024/12/20(五),9:00~18:00共8小時
上課時數:
8 小時
上課地點:
課程費用:
5500元
(符合超值優惠價格者需送出報名表後,系統發出報名成功回函確認金額。)
超值優惠:
- VIP企業會員價:VIP企業會員可享優惠價格 (按我)
- 會員優惠價: 會員於開課前七天完成報名繳費者可享會員優惠價 5400 元
- 會員紅利折抵:本課程歡迎使用紅利折抵,最高可使用 100 點
課程目標:
矽光子積體光路在現今的晶片設計中逐漸扮演重要的角色,尤其是在計算力與交換速度需求暴漲的時代中,藉由光訊號加速電訊號是目前業界中最具潛力的技術方案。在本次課程中,將會利用新思科技積體光路專用設計平台OptoCompiler®,讓積體光路設計者藉由使用業界標準Electronic Design Automatio(EDA)設計平台、語法與介面,無痛銜接積體光路設計流程,實現Photonic Design Automation(PDA)設計流程。課程中使用標準積體電路設計流程與工具,搭配額外開發的積體光路專用工具,讓整個設計流程完整地整合成EPDA設計平台,提高設計效率、加速整合積體光路的設計流程並導入產業標準供應鏈。
課程特色:
使用軟體:OptoCompiler®, PrimeWave®, OptSim®, IC Validator®
修課條件:
本課程係設計給對於矽光子積體光路設計有基礎理論者,了解積體光路的運
行原理,但想熟悉光路設計的業界標準流程與EPDA軟體使用。
行原理,但想熟悉光路設計的業界標準流程與EPDA軟體使用。
課程大綱:
1.Introduction to the Design Flow of Photonic Integrated Circuits
2.Schematic Entry in OptoCompiler
3.Pre-layout Circuit-level Simulation with PrimeWave and
OptSim
4.Photonic Layout Implementation in OptoCompiler
5.Post-layout Circuit-level Simulation with OptSim
6.Photonic Design Rule Check and Layout versus Schematic(LVS)
with IC Validator
2.Schematic Entry in OptoCompiler
3.Pre-layout Circuit-level Simulation with PrimeWave and
OptSim
4.Photonic Layout Implementation in OptoCompiler
5.Post-layout Circuit-level Simulation with OptSim
6.Photonic Design Rule Check and Layout versus Schematic(LVS)
with IC Validator
課程師資:
新思科技股份有限公司
主辦單位:
財團法人自強工業科學基金會
協辦單位:
芯知了股份有限公司(SiCADA IC學院)
學員須知:
注意事項